自己根据官网设计的两个dsp6678原理图,dsp的srio通过cps1848连接,
同时fpga接在cps上,现在dsp给fpga发固定数,fpga能收到,
fpga给dsp发,在ddr内存里看数,没有反应,
采用的是官网例程,srio_2dsp_test,dsp只完成速率,路数,初始化配置。
问下会是什么原因呢?
↧