c6678 vlfft问题求助
尝试运行vlfft工程(就是论坛提供的那个工程),但是导入后vlfftApps,vlfftEDMA等这些都无法打开,这是为什么呢?是编辑器的版本问题吗?还是没加如有些文件呢?完全没头绪。。。。谢谢帮忙!! 用的是ccs5.0.3&c6678l
View Article6670多核以太网模式bootload
请问,使用以太网进行多核的booload的时候,如果我有两.out文件的话,应该怎么boot呢?假设一个是收端.out,一个是发端.out,原则上说应该先将收端跑起来再跑发端,然后发端给中断,收端才可以全部跑起来(因为有标志字制约),就是这样的情景应该怎么进行批处理文件的设置?
View ArticleC6678指令
C6678是如何实现if判断的?在指令手册上没有查到相关指令,在一个工程的反汇编里看不懂实现过程,比如要实现 int m=1,n=2; if(m>n) ...... 还有,汇编程序结束时,用什么指令返回c程序?
View ArticleC语言&参数传递
C 语言写了一个子函数,我查过了这样在C语言是可以实现的,但在CCS为什么会报错呢?void test(int &uuu){ uuu = 1; }实在不明白为什么,望大家解答,谢谢。
View Article求教关于imglib内的腐蚀膨胀函数的用法问题
void IMG_erode_bin_cn( const unsigned char *restrict in_data, unsigned char *restrict out_data, const char *restrict mask, int...
View Article6678 编译警告:Description Resource Path Location Type #10281-D Section...
编译后,出现如下问题,请问怎么解决,谢谢Description Resource Path Location Type#10281-D Section ".neardata" requires a STATIC_BASE relative relocation, but is located at 0x1182a660, which is probably out of range of the...
View Article对于TMS320C6672的时钟信号,需要支持一下。谢谢!
TMS320C6672的时钟信号有五种:CORECLK、SRIOSGMIICLK、DDRCLK、PCIECLK、MCMCLK、PASSCLK。在我的设计中只有以太网口和DDR3,其余接口都没使用,为了减少时钟信号的走线,我是不是只需要给CORECLK、SRIOSGMIICLK和DDRCLK这三个时钟引脚提供时钟,PCIECLK、MCMCLK、PASSCLK引脚直接悬空。请问一下我这种设计方法有没有问...
View Article求指导,实现6678和PC以太网收发数据的高手看过来
现状: evm6678开发板,电脑,网线,ccs5.4,mcsdk_2_01_02_06,ndk_2_24_03_35,wireshark抓包软件已经实现: mcsdk中helloWorld工程和client工程的所有功能。想要达到功能: 通过以太网实现6678和PC之间的数据传输(自定义大小内容及传输速率)目前遇到问题: 1)...
View Article6678中,EDMA从L2搬移到DDR,在EDMA前,是否需要对L2进行 cache一致性操作?
1.cache设置如下:CACHE_setL1PSize(CACHE_L1_32KCACHE); CACHE_setL1DSize(CACHE_L1_32KCACHE); CACHE_setL2Size(CACHE_0KCACHE);2.v_fft_out变量放在L2中,需要将v_fft_out开始的一段数据搬移到DDR。是否需要对v_fft_out进行cache一致性操作?3.static...
View ArticleC6672 与 C6657的网口硬件结构是否一致?
Hello 您好,我下载了C6672 与 C6657 datasheet,发现这二者网络接口结构图不一致?能否帮确认一下该消息,这个涉及到代码网络代码跨两个平台移植的问题,非常感谢!BRS,Meng
View ArticleC6678芯片的功耗差异有多少?
您好!我使用C6678处理器时,同一批板卡上,板卡的功耗差异很大,请问C6678芯片的功耗差异大约多少瓦?请问是什么原因导致板卡间的功耗差异?有哪些因素?谢谢!Hello! I use the C6678 processor, the same batch of cards, the power consumption of the card is very different, may I ask...
View Articlespectrum digital XDS560 V2 USB Debug 连接问题
我正在使用XDS560 V2 jtag工具调试i的tci6616芯片,之前USB连接一切正常,不过我升级了JTAG工具的固件之后,提示如下错误:==============================================================================[Start: Spectrum Digital XDS560V2 STM USB...
View ArticleC6670 多工程 共用core0 以太网bootload
各位大神,请问:(本文中所使用的是以太网的boot模式)我有两个工程文件,假设工程文件1为:BSL6670(编译后生成一个.out文件);工程文件2为:PUSCH_rx(编译后生成另一个.out文件);其中这两个工程文件都是在同一块dsp上工作,不是boot模式下,先跑BSL6670,跑完后,再跑PUSCH_rx;两个工程文件都用到DDR3;第一个工程文件用到core0,第二个工程文件用到了core...
View ArticleDSP外挂的DDR3初始化不过的问题咨询
您好!在调试过程中,遇到这样问题,同一批生产的板卡中,对DSP外挂的DDR3进行测试,测试的方法是这样的:板卡上有一片A7(FPGA)对DSP进行复位和BOOT加载的操作,第一次上电测试时,打开CCS软件,连接JTAG,待扫描到DSP后,首先点击一下软件上的SYSTEM...
View Article对信号做FFT,点数从4096增为8192时,产生的信号变成杂波,FFT也是
8192点时正弦信号变成这样 FFT也失败,如下图点数为2048和4096点时运行正常,下附源代码
View ArticleC6678 8 核 group下载程序时核3异常
C6678 8 核做一个group,,只有一个工程,编译后下载.out文件程序,所有测试代码都全部在L2中运行,8个核Core0-Core7中的 Core3总是出现异常,其他几个核都正常load program。1; Core3 报错提示校验出错 ,仿真器连上片子后,其他几个核 verify program正常显示,唯独 Core3 报错(多次加断电后现象依旧)2:有时Core3...
View Article